COB封裝與COC封裝有什么區(qū)別?優(yōu)缺點?

來源:投影時代 更新日期:2024-10-14 作者:pjtime資訊組

    COB與COC封裝區(qū)別

    COB是將裸芯片用導電或非導電膠粘附在PCB上,然后進行引線鍵合實現(xiàn)其電氣連接,并用膠把芯片和鍵合引線包封。

    COC通過芯片上的錫點用導線連接到封裝外殼的引腳上,這些引腳又通過印刷電路板上的導線與其他器件相連接,從而實現(xiàn)內(nèi)部芯片與外部電路的連接。

    COB是指小間距的一種封裝方式,COB的封裝要比表貼SMD的封裝要更加牢靠,防潮防塵性能也會更好。

    COC是指由多個集群組成的大集群系統(tǒng),COC中的各個集群可能是用不同網(wǎng)絡(luò)協(xié)議連接的。

    COB優(yōu)點:可將鏡片、感光芯片、ISP以及軟板整合在一起,封裝測試后可直接交給組裝廠,COB 封裝方式為較為傳統(tǒng)的方式,取得Wafer 后,以Chip on Board 方式將die固定于PCB板,再加上支架及鏡片作成模塊,此生產(chǎn)方式重點為COB良率的控制,故具有生產(chǎn)流程短,節(jié)約空間;工藝成熟及較低成本優(yōu)勢。

    COB缺點: 制作過程中容易遭受污染,對環(huán)境要求較高,制程設(shè)備成本較高、良品率變動大、制程時間長,無法維修等,且若使用在相機模塊當中,在摔落測試中,容易有Particle震出的問題。生產(chǎn)流程縮短,但這也表示制作模塊的技術(shù)難度將大幅提升,影響良率的表現(xiàn)。

    CSP優(yōu)點:在于封裝段由前段制程完成,CSP封裝適用于腳數(shù)少的IC,制程設(shè)備成本較低、制程時間短,CSP的優(yōu)點包括封裝后的芯片尺寸與晶粒大小相當,適合應(yīng)用于可攜式電子產(chǎn)品。又因芯片及電路板上僅隔著錫球或凸塊,可大幅縮短電路傳輸途徑,及減少電流損耗,電磁波干擾發(fā)生的機率。此外因不需用塑料或陶瓷包裝,芯片可由背面直接散熱。

    CSP缺點:面臨的挑戰(zhàn)是光線穿透率不佳、價格較貴、高度較高、背光穿透鬼影現(xiàn)象。

    COB封裝的應(yīng)用場景

    COB封裝應(yīng)用于一些電子電路中,如MP3播放器、電子琴、數(shù)碼相機、游戲機等。實際上,COB軟封裝不僅局限于芯片,還廣泛應(yīng)用于LED。例如,COB光源是一種集成的表面光源技術(shù),它直接附著在LED芯片上的鏡面金屬基板上。

    COB封裝的優(yōu)缺點:

    1.優(yōu)點:超輕薄,防撞抗壓,散熱能力強,全天候優(yōu)良特性:采用三重防護處理,防水、潮、腐、塵、靜電、氧化、紫外效果突出;滿足全天候工作條件,零下30度到零上80度的溫差環(huán)境仍可正常使用。

    缺點:1、封裝密度比TAB和倒片焊技術(shù)稍小。

    2、需要另配焊接機及封裝機,對生產(chǎn)技術(shù)要求極為嚴格,如若有時速度跟不上以及PCB貼片對環(huán)境要求更為嚴格和無法維修,間距很小一般只有2mil間距。

    至于什么是綁定IC,其實是通用的叫法,也就是和我們的COB封裝是一個性質(zhì),就是COB封裝,那么在Altium designer 里面對于綁定IC的繪制,我們是只能通過畫一個封裝庫的形式,畫好之后我們進行一個導入到我們的PCB里面就可以。繪制和常用的繪制方法一樣,不過需要對我們的器件進行一個開一個界限環(huán),這個界限環(huán)在我們的絲印層,在這個范圍內(nèi)進行開窗處理,頂層開窗或者是底層開窗即可。

廣告聯(lián)系:010-82755684 | 010-82755685 手機版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時代網(wǎng) 版權(quán)所有 關(guān)于投影時代 | 聯(lián)系我們 | 歡迎來稿 | 網(wǎng)站地圖
返回首頁 網(wǎng)友評論 返回頂部 建議反饋
快速評論
驗證碼: 看不清?點一下
發(fā)表評論